• 简中
    • 繁中
  • 注册
  • 查看作者
  • 台积电称EUV技术让5纳米芯片不良率反低于7纳米

    衡量一个开发中的半导体制造工艺优劣的一个关键指标是其定量芯片产量,或者叫缺陷密度。缺陷密度低的制造工艺能生产出更多的良品硅。缺陷密度或不良率会随着工艺的改进而逐步减少,台积电 7 纳米工艺在量产开始 3 个季度后不良率降至了每平方厘米 0.09。

    访问:

    阿里云推出高校特惠专场:0元体验入门云计算 快速部署创业项目

    台积电称EUV技术让5纳米芯片不良率反低于7纳米

    该公司最近透露,它开发中的 5 纳米制造工艺的不良率低于同期的 7 纳米工艺,其缺陷密度大约为每平方厘米  0.10 到 0.11,该公司预计当 5 纳米芯片下个季度量产时不良率将会低于 0.10。

    缺陷密度低的可能原因是增加使用了极紫外(Extreme Ultra-Violet,EUV)技术,而 7 纳米工艺主要使用深紫外(Deep Ultra Violet)技术。                     

    台积电称EUV技术让5纳米芯片不良率反低于7纳米

    台积电称EUV技术让5纳米芯片不良率反低于7纳米

    2020-08-26 14:02:29

  • 0
  • 0
  • 0
  • 165
  • 请登录之后再进行评论

    登录
  • 任务
  • 发布
  • 偏好设置
  • 单栏布局 侧栏位置: